Príomh Paraiméadair Teicniúil
próiseálaí
LAP: 32-giotán SC000 ARM
Timer: 2 píosaí 16 Timers / 32bit
clog Córas: foinse clog 40MHz
clog seachtrach: 1MHz ~ 10MHz
cuimhne
Ram: 10K Bearta
EEPROM:
80KBytes
Níos mó ná 500,000 amanna scriosadh agus scríobh
Is am sonraí a choinneáil níos mó ná 30 blianta
leathanach Tacaíocht wipe / leathanach scríobh
ROM: 320 KBytes (280Kbytes úsáideora, CMS 40Kbytes)
comhéadan
ISO / IEC 14443 TYPEA:
Tacaíochtaí fáiltithe fráma / tarchur fráma
Tacaíocht giotán-ciallmhar frith-imbhualadh
próiseáil crua-earraí Tacaíocht 14443-3 treoracha agus treoracha fíordheimhnithe criptithe loighciúil
Is airde ráta cumarsáide 848kbit / s
ISO / IEC 7816:
Ag luí leis ISO / IEC 7816 T = 0 / T = 1 prótacal
Tacaíocht do aghaidh agus a athrú coinbhinsiúin configurable
Mód paireacht configurable
GPIO: 4
Paraiméadair Cárta
Méid: cárta CR80 L 85.6 × W 54 × T 0.84(± 0.4)mm
ábhar: PVC / ABS / PET / PETG / PHA, 0.13mm sreang copair
próiseas de chineál: uathoibríoch ultrasonaic líne planda uathoibríoch / táthú dteagmháil
Is slis chárta IC Cliste dé-chomhéadain é Chip HCJ72B HCJ72B a d'fhorbair China Chip Design Company agus atá comhoiriúnach le J3A081 agus J3H081 Java Chips. Is é LAP sliseanna HCJ72B SC000 32-giotán ARM. Úsáideann sé stóráil sonraí EEPROM. Tacaíocht ISO/IEC 14443 TYPEA, ISO / IEC 7816 T = 0/t = 1 Prótacal Cumarsáide. /3DS tacaíonn, SSF33, SM1/SM2/SM3/SM4, agus halgartaim crua -earraí RSA. Na riachtanais slándála sliseanna íocaíochta airgeadais a chomhlíonadh.
príomh-iarratas
Sláinte chónaithe
Bus cathrach
Micreapayment
Íocaíocht chaighdeáin airgeadais