Main Technesch Parameter
Prozessor
cpu: 32-bëssen ARM SC000
Timer: 2 Stécker 16 / 32bit ëmstridde
System Auer: Auer Quell 40MHz
extern Auer: 1Zréckkomm ~ 10MHz
Erënnerung
Ram: 10K bytes
EEPROM:
80KBytes
Méi wéi 500,000 Mol leschen a schreiwen
Donnéeën Zeréckhale Zäit ass méi grouss wéi 30 Joer
Ënnerstëtzung Säit wëschen / Säit schreiwen
Rom: 320 KBytes (Benotzer 280Kbytes, CMS 40Kbytes)
Interface
ISO / IEC 14443 TYPEA:
Ënnerstëtzt Frame empfaangen / Frame Transmissioun
Ënnerstëtzung bëssen-schlau Anti-Kollisioun
Ënnerstëtzung Hardware Veraarbechtung 14443-3 Uweisungen a logesch Dateverschlësselung Authentifikatioun Uweisungen
Héchsten Taux Kommunikatioun 848kbit / s
ISO / IEC 7816:
Kompatibel mat ISO / IEC 7816 T = 0 / T = 1 Protokoll
Ënnerstëtzung fir eis an ëmgedréint Konventioune configurable
Sollen Modus configurable
GPIO: 4
elektresch Charakteristiken
Aarbecht Terrain Kraaft: 1.5A / m ~ 7.5A / m
schaffen Volt: 1.62V ~ 5.5V
schaffen Temperatur: -25℃ ~ + 85 ℃
ESD: >4000V
Card Parameter
Gréisst: CR80 Géigespiller L 85,6 × W 54 × T 0.84(± 0,4)mm
Material: PVC / ABS / PET / PETG / PHA, 0.13mm Koffer Drot
Encapsulation Prozess: automatesch ultrasonic automatesch Planz Linn / upaken Schweess
HCJ72B model chip is a dual-interface smart IC card chip developed by China Chip Design Company and compatible with J3A081 and J3H081 JAVA chips. The HCJ72B chip CPU is ARM's 32-bit SC000. It uses EEPROM data storage. Support ISO/IEC 14443 TYPEA, ISO / IEC 7816 T=0/T=1 communication protocol. Supports DES/3DES, SSF33, SM1/SM2/SM3/SM4, and RSA hardware algorithms. Meet the financial payment chip security requirements.
Main Applikatioun Resident health City bus Micropayment Financial standard payment